并不是所有的信号线都需要阻抗控制,在一些诸如紧凑型 PCI 规格要求中的特征阻抗和终端阻抗特性。对于别的没有阻抗控制规范要求的其他标准以及设计者并没有特意关注的。
最终的标准可能发生变化从一个应用到另一个应用中。因此需要考虑信号线的长度(相关与延迟 Td)以及信号上升时间(Tr)。通用的对阻抗控制规则是 Td(延迟)应大于 Tr 的 1/6。
内电层及内电层分割在电流环路设计中会被数字电路设计者忽视的因素,包括对单端信号在两个门电路间传送的考虑(图2)。从门 A 流向门 B 的电流环路,然后再从地平面返回到门 A。
门电路电流环路中存在两个潜在的问题:
a、 A 和 B 两点间地平面需要被连接通过一个低阻抗的通路如果地平面间连接了较大的阻抗,在地平面引脚间将会出现电压倒灌。这就必将会导致所有器件的信号幅值的失真并且叠加输入噪声;