有了混合测试方法,你就能选择从测试仪中提供嵌入式压缩 ATPG 向量或在设备逻辑内置自我测试中自动应用和分析向量。你可以凭借在一个或多个区段中(图1)的中央控制器和共享压缩解码器/ LFSR 和压缩器/MISR 逻辑按照从上到下的流程插入混合逻辑。你也可以按照从下到上的流程插入混合逻辑,使你能够在每个区段完成逻辑插入,包括包装器 (Wrapper) 隔离链。拥有混合测试逻辑的区段能够用于任何一种集成电路中并且逻辑内置自我测试或区块嵌入式压缩向量能够被直接重复使用。即插即用逻辑和向量方法在顶级集成电路中节省了大量的 ATPG 时间。
图1. 混合测试解决方案,压缩(嵌入式决定性测试)和逻辑内置自我测试共享大部分解码器/ LFSR 和压缩器 /MSIR 逻辑
嵌入式压缩 ATPG 为混合解决方案中的逻辑内置自我测试带来了优势。由于嵌入式压缩 ATPG 拥有出色的生产缺陷检测功能,逻辑内置自我测试就不需要拥有强大的缺陷检测能力。因此,随机向量抵抗逻辑所需的测试点相应要少,从而大大减少逻辑内置自我测试面积。嵌入式压缩的另一个优势就是低功耗测试。混合测试方法利用低功耗移位逻辑,因此用户能够在 ATPG 或内置自我测试中选择切换活动。
同样地,混合方法中的逻辑内置自我测试为嵌入式压缩 ATPG 带来了优势。逻辑内置自我测试为去除未知状态而使用的 X-bounding 对于在 MISR 内生成可预测的信号十分必要。它还能加强 ATPG 电路的可测性,尤其是在增加更多测试点的情况下。因此,混合方法中的逻辑内置自我测试基础架构能够使嵌入式压缩 ATPG 拥有更高覆盖和更少向量。ATPG 通常是缺陷检测的主要方法,但有了逻辑内置自我测试,每个缺陷的检测次数提高了(较高的多重检测),因此能够加强检测。