2.3 电源完整性(power integrity)设计

在高速电路中, 电源和地的完整性也是一个非常重要的因素, 因为电源的完整性和信号的完整性是密切相关的。在大多数情况下,影响信号畸变的主要原因是电源系统。如:地反弹噪声太大、去耦合电容设计不合适、多电源或地平面地分割不好、地层设计不合理、电流分配不均等都会带来电源完整性方面的问题,引起信号的畸变而影响到信号的完整性。解决的主要思路有确定电源分配系统,将大尺寸电路板分割成几块小尺寸板,根据地平面反弹噪声(Ground Bounce)(简称地弹)确定去耦电容,以及着眼于整个PCB板考虑等几个方面。

在电路中有大的电流涌动时会引起地弹,如大量芯片的输出同时开启时,将有一个较大的瞬态电流在芯片与板的电源平面流过,芯片封装与电源平面的电感和电阻会引发电源噪声,这样会在真正的地平面上产生电压的波动和变化,这种噪声会影响其它元器件的动作。设计中减小负载电容、增大负载电阻、减小地电感、减少器件同时开关的数目均可以减少地弹。由于地电平面分割,例如地层被分割为数字地、模拟地、屏蔽地等,当数字信号走到模拟地线区域时,就会产生地平面回流噪声。同时根据选用的器件不同,电源层也可能会被分割为几种不同电压层,此时地弹和回流噪声更需特别关注。在电源完整性的设计中电源分配系统和去耦电容的选择很重要。一般使得电源系统(电源和地平面)之间的阻抗越低越好。可以通过规定最大的电压和电流变化范围来确定我们希望达到的目标阻抗,然后通过调整电路中的相关因素使电源系统各部分的阻抗与目标阻抗逼近。对于去耦电容,必须考虑电容的寄生参数,定量的计算出去耦电容的个数以及每个电容的容值和具体放置位置,尽量做到电容一个不多,一个不少。在Cadence仿真工具中,将接地反弹称为同步开关噪声(Simultaneous switch noise)。在仿真时将电源间的寄生电感、电容和电阻, 以及器件封装的寄生电感、电容和电阻都做考虑,结果比较符合实际情况。还可以根据系统使用的电路类型与工作频率,设置好期望的相关指标参数后,计算出合适的电容大小以及最佳的布放位置,设计具有低阻抗的接地回路来解决电源完整性问题。

3 高速PCB的设计方法

3.1 传统的设计方法

如图1是传统的设计方法,在最后测试之前,没有做任何的处理,基本都是依靠设计者的经验来完成的。在对样机测试检验时才可以查找到问题,确定问题原因。为了解决问题,很可能又要从头开始设计一遍。无论是从开发周期还是开发成本上看,这种主要依赖设计者经验的方法不能满足现代产品开发的要求,更不能适应现代高速电路高复杂性的设计。所以必须借助先进的设计工具来定性、定量的分析,控制设计流程。

  • UC3846控制芯片工作原理控制图 逆变焊机原理与用途
  • 数字万用表电阻档测试二极管正反向没有阻值(使用万用表测量二极管的正向电阻,为什么各档)
  • 学单片机需要学数电模电吗(学单片机要先学数电模电吗)
  • 电工怎么选择适合自己用的万用表(电工初学者买什么样的万用表好)
  • 单片机需要同时运行多个任务怎么办(单片机怎么同时执行多个任务)
  • 电机保护的方案取决于负载的机械特性
  • 绝缘电阻表正负搭接不复零位是怎么回事
  • 短路怎么用万用表查