我们可以从仿真的结果中得到这样一个结果:
1.射频走线最好按50欧姆走,可以减小线损;
2.表层的铺地事实上是将一部分RF信号能量耦合到了地上,造成了一定的损耗。因此PCB表层的铺地应该有所讲究。尽量远离RF线。工程经验是大于1.5倍的线宽。
来源;微波射频网
关于EDA,IC设计就介绍完了,您有什么想法可以联系小编。
我们可以从仿真的结果中得到这样一个结果:
1.射频走线最好按50欧姆走,可以减小线损;
2.表层的铺地事实上是将一部分RF信号能量耦合到了地上,造成了一定的损耗。因此PCB表层的铺地应该有所讲究。尽量远离RF线。工程经验是大于1.5倍的线宽。
来源;微波射频网
关于EDA,IC设计就介绍完了,您有什么想法可以联系小编。