*带有2304字节片内数据RAM。
2.3 基于8051的内核
*具有与8051兼容的指令系统;
*高性能单指令周期内核;
*可使用32kHz外部晶振;
*具有片内可编程锁相环PLL(最高时钟频率12.58MHz);
*有3个16位定时/计数器;
*有26条可编程输入/输出线;
*11个中断源,2个优先级;
*双数据指针,扩展的11位堆栈指针。
2.4 片内外围设备
*内部电源复位电路;
*12位电压输出DAC;
*双16位Δ-∑DAC/PWM;
*片内温度传感器;
*双激励电流源;
*时间间隔计数器(唤醒/RTC定时器);
*UART,I2C和SPI串行接口;
*高速波特率发生器(包括115,200);
*看门狗定时器(WDT);
*电源监视器(PSM)。
2.5 电源
*可用3V和5V电压工作;
*正常情况下为2.3mA/3.6V(核心时钟频率为1.57MHz);
*掉电保持电流为20μA,可唤桓定时运行。
3 ADuC845的引脚功能
ADuC845的引脚排列如图1所示,其中采用56引脚封装的管脚功能如下:
56脚(P1.0/AIN1):上电缺省设置为AIN1模拟输入。使用AINCON时,AIN1用作伪差分输入;使用AIN2时,该脚用作全差分对的正向输入。P1.0端口无数输出驱动器。为把其配置为数字输入,应把0写至端口值。作数字输入时,该引脚必须由外部驱动到高电平或低电平。
1脚(P1.1/AIN2):上电缺省设置为AIN2模拟输入。使用AINCON时,AIN2用作伪差分输入;使用AIN1时,用作全差分对的负向输入。输入同P1.0。
2脚(P1.2/AIN3/REFIN2+):上电缺省设置为AIN3模拟输入。使用AINCOM时,AIN3用作伪差分输入;使用AIN4时,用作全差分对的正向输入。数字输入同P1.0。另外,该引脚亦可用作第二个外部差分参考输入的正向输入端。
3脚(P1.3/AIN4/REFIN2-):上电缺省设置为AIN4模拟输入。使用AINCOM时,AIN4用作伪差分输入;使用AIN3时,用作全差分对的负向输入。数字输入同P1.0。另外,该引脚亦可用作第二个外部差分参考输入的负向输入端。
4脚(AVDD):模拟电源。
5,6脚(AGND):模拟地。
7脚(REFIN-):外部差分参考输入的负向输入端。
8脚(REFIN+):外部差分参考输入的正向输入端。
9脚(P1.4/AIN5):上电缺省设置为AIN5模拟输入。使用AINCOM时,AIN5用作伪差分输入;使用AIN6时,用作全差分对的正向输入。输入同P1.0。
10脚(P1.5/AIN6):上电缺省设置为AIN6模拟输入。使用AINCOM时,AIN6用作伪差分输入;使用AIN5时,用作差分对的负向输入。输入同P1.0。
11脚(P1.6/AIN7/IEXC1):上电缺省设置为AIN7模拟输入。使用AINCOM时,AIN7用作伪差分输入;使用AIN8时,用作全差分对的正向输入。该引脚可配置1“2个电流源。数字输入同P1.0。