213 μs×9+294.912μs+0.589 824 ms+1.1796 48 ms
=3.981 384 ms (7)
本系统接收的视频源的刷新率为60 Hz,为了避免帧间图像撕裂的现象出现,LED显示屏的刷新率是视频源刷新率的整数倍。视频源的换帧时间为16.6 ms,LED显示可以在这个时间内读取同一帧数据进行屏幕刷新,根据上面的计算结果有 3.981 384×4《16.6 ms,即可得出LED显示屏的刷新率为60 Hz×4=240 Hz。
本文基于Altera的低成本Cyclone II 系列FPGA EP2CQ208C设计了一种高性能、低成本的LED大屏幕控制系统。通过改进SDRAM乒乓式缓存方案既节省了FPGA的IO口,又提高了系统的灵活性。设计了一种基于FPGA的片内RAM和PC机软件的反γ校正与灰度级设置方案,同时设计了在FPGA中实现的图像对比度、亮度调节模块。本系统最大可驱动1 280×1 024分辨率LED屏幕,刷新率不低于240 Hz,且灰度级、反γ校正系数、亮度、对比度等均可通过PC机软件灵活调节。为了实现屏幕驱动面积、LED屏幕刷新率的灵活设置,今后的工作将深入讨论这几方面之间的关系以及各种设置在FPGA中的实现。
责任编辑:ct
关于LEDs就介绍完了,您有什么想法可以联系小编。