多阵列波束成形应用允许通过选择方向来提高特定信号的增益,或者减少阻塞或干扰信号的影响。在这种情况下,相位控制功能非常重要,如图1所示。

为高频应用设计选择合适的高速模数转换器产品

图1:天线阵列接收机系统。

单内核ADC

对于在L频段应用中使用的ADC来说,有两个关键指标很重要,即频谱纯度和本底噪声。

频谱纯度:

真正的单内核架构具有很大的优势,因为它不需要内部交替就能达到1.5GS/s的更新速率。因此在扩展温度范围内工作之前或工作期间都无需校准。(交替型ADC的一个特点是具有显著的交替脉冲。偏移失配将产生一个固定频率的脉冲。然而,增益和相位失配将产生取决于输入信号频率的杂散频率。事实上,使用内部交替的ADC经常要求校准来避免由于增益、偏移和采样孔径延时的失配而引起的无杂散动态范围性能劣化。

从图2所示的频谱纯度图可以看到单内核的优势。频率的选择要使主信号及其谐波在FFT图中紧靠在一起。这样可以使频谱其它部分自由地显示与任何其它非信号相关的杂散信号,比如时钟脉冲。交替式ADC也许能很好地在这个区域显示脉冲,但我们可以看到,单内核具有无杂散区和90dBc的频谱纯度。

单内核架构在延时方面也有优势。例如,EV12AS200的延时可以低至3个时钟周期,这在电子战争和跟踪系统等应用中非常有用。

图2:EV12AS200的频谱纯度图。

本底噪声:

高带宽ADC的信噪比背后的因子可以由下列公式确定:

其中,nqi是理想量化噪声q/√12,nqd是与理想(DNL)的偏差。nthermal是热白噪声,njitter是总的抖动值,由内部ADC抖动和外部时钟抖动组成。

如果内部时钟抖动大约为100fs rms,这意味着外部时钟的选择应实现至少具有这个抖动值的系统,理想情况下更小的抖动可以实现最佳的性能。下表给出了根据EV12AS200 ADC指标计算噪声性能的例子。

表1:典型的本底噪声计算。

L频段应用中另外一个重要的考虑因素是,一直到第二奈奎斯特区的末端性能都应保持稳定。这也暗示带宽应覆盖这个区域,而且诸如SFDR、三阶互调指数和有效位数(ENOB)等性能参数应保持平坦(见图3)。

  • UC3846控制芯片工作原理控制图 逆变焊机原理与用途
  • 数字万用表电阻档测试二极管正反向没有阻值(使用万用表测量二极管的正向电阻,为什么各档)
  • 学单片机需要学数电模电吗(学单片机要先学数电模电吗)
  • 电工怎么选择适合自己用的万用表(电工初学者买什么样的万用表好)
  • 单片机需要同时运行多个任务怎么办(单片机怎么同时执行多个任务)
  • 电机保护的方案取决于负载的机械特性
  • 绝缘电阻表正负搭接不复零位是怎么回事
  • 短路怎么用万用表查