图4:单端到差动ADC驱动器
图5:单端到差动ADC驱动器的FET绘图
表2:LMH6612/LMH6619与ADC121S625两个组合的效能资料
3. 差动到差动ADC驱动器
LMH6619双重运算放大器可以被配置成一个差动到差动的ADC驱动器,以便用来将一个差动源缓冲到一个差动输入ADC,正如图6所示。该差动到差动ADC驱动器可用两个单到单ADC驱动器组成。这些驱动器的每一个输出会接驳到差动ADC的个别输入。在这里每一个单到单ADC驱动器都采用相同的组件,并且配置成增益-1(反相)。
图6:差动到差动ADC驱动器
下表分别总结出LMH6612和LMH6619与ADC121S625和ADC121S705这四个组合的效能。表中同时包括有LMH6612和LMH6619分别在2个不同的频率下连接到两个ADC的资料。为了用尽ADC的整个动态范围,25VPP的最高输入会施加到ADC的输入。图7表示出在f = 20 KHz时LMH6612和ADC121S625组合的FET绘图。
表3:LMH6612和LMH6619分别连接到ADC121S625和ADC121S70后的效能
图7:差动到差动 ADC驱动器的FET绘图
接地和电路板布局考虑
将输入源接地连接到电源接地是非常重要的。对于上述每一个的ADC驱动器配置,当建立电阻器网络以确保差动输出拥有相同增益时,必须同时考虑讯号源的阻抗。例如,一个音频精确讯号产生器拥有22Ω的源阻抗,而电路板则有一个50Ω的终端,因此设计人员必须调节增益和输入,以便能在运算放大器的输出处获取所需的讯号。
为了获得最佳的高频效能,以下是一些电路板布局的建议:
·将ADC和放大器放置得愈接近愈好
·将供电旁路电容器尽量放近装置(距离少于1英寸)
·采用表面黏着而非穿孔式组件,以及采用接地和电源层
·尽量减少布线的长度
·为冗长布线采用终端式传输线